Home 新興科技 先進封裝 / 製程

先進封裝 / 製程

以AI為核心的異質整合技術革命:AI時代的硬體焦慮

0
在人工智慧應用以迅雷不及掩耳的速度席捲全球之際,其帶來的挑戰也不容小覷。在眾人都關注AI軟體發展 (像機器學習ML技術) 的時候,硬體的難處也不容忽視。AI時代的硬體焦慮是:軟體一直在進步,硬體能跟上嗎? 傳統的摩爾定律(每兩年晶體管數量倍增)已逐漸放緩,單晶片的製程極限與成本已近天花板。因此,下一代AI硬體的發展,必須另闢蹊徑。AI的創新,不能只靠演算法與模型,硬體創新必須跟上,甚至領先。Swaminathan教授表示,當摩爾定律已不再是黃金定律時,異質整合正帶領我們走向摩爾的下一站。

新加坡IME:以異質整合先進封裝技術推動AI及HPC的運算大未來

0
新加坡微電子研究院(IME)異質整合部門主管Vempati Srinivasa Rao 於「2025異質整合藍圖第8屆年會」壓軸演出,發表了  "Bridging Technologies in AI: From Chip Design to Advanced Packaging and System Integration" 報告 。《報告 》 指出,未來要實現Zettascale等級的AI與HPC處理效能,一個封裝構件中可能需要容納超過一兆個晶體管。這意味著傳統單晶片設計必須讓位給由多顆小晶粒(chiplets)所組成的大規模系統級封裝,而晶粒之間的互連方式,將直接影響系統的頻寬、延遲、功耗與可靠性。

2026年科技預算1,800億元,國科會科技發展重點規劃出爐!

1
國家科學及技術委員會(國科會)公告2026年度科技發展計畫,將編列科技預算1,800億元,整合跨部會落實推展「五大信賴產業」及「國家希望工程」,並建構晶片台灣隊「Chips Team Taiwan」,落實台灣成為人工智慧之島。 國科會1月14日召開第13次委員會議,由國科會提報「2026年度政府科技發展重點規劃」,說明國家整體科技布局及科技預算籌編規劃;國科會並提報「科學園區發展與均衡台灣」,規劃科學園區未來發展須兼顧產業發展及地方共榮,透過中央與地方攜手合作,帶動園區周邊整體蓬勃發展;另由環境部提報「利用新興科技監測與治理空氣品質」,秉持「用數據說話,讓智慧行動」精神,運用衛星資料及AI技...

異質整合系列-2:先進封裝技術發展趨勢

0
北美智權報於異質整合系列-1:藍圖及應用概觀 一文中,已詳細介紹過異質整合技術的興起及願景,文中曾指出異質整合可以說是半導體未來的關鍵技術方向,雖然現在許多大廠 (如AMD、Intel、Samsung、華為)的處理器已應用了異質整合的系統級封裝技術,但還是有許多領域待摸索及發展的。本文藉由《 【35th MIC FORUM Fall】 賦能 》研討會,進一步探討異質整合封裝技術的發展現況及未來趨勢。 資策會產業情報研究所資深產業分析師鄭凱安於《 【35th MIC FORUM Fall】 賦能 》研討會中,發表了以「異質整合封裝技術與應用發展趨勢」為題的研究報告,首先從宏觀角度檢視整...

AI應用拉抬 先進封裝需求水漲船高

0
隨著AI與高效能運算(HPC)的快速發展,半導體業界面臨前所未有的挑戰與轉機。過去依賴傳統摩爾定律推進的晶片效能增長,逐步逼近物理與經濟極限。如何在有限的面積內實現更高密度的電晶體、更快的訊號傳輸,以及更有效的能量管理?答案正逐漸聚焦於「先進封裝(Advanced Packaging)」技術。面對全球對高效能AI晶片的需求持續升溫,先進封裝在AI晶片製造中扮演關鍵角色。

異質整合藍圖第22章:2D、3D封裝架構之互連技術發展

0
隨著人們在封裝技術上對異質整合 (Heterogeneous Integration,HI) 的需求與日俱增,有專家認為需要以簡單且一致的方式描述封裝架構及其互連功能,也就是說標準化。由IEEE電子封裝學會 (EPS) 發佈的《異質整合藍圖》(Heterogeneous Integration Roadmap,HIR)共有23章,除了第一章概觀外,其餘22章分別就不同的技術及應用,深入介紹異質整合封裝不同領域的進程,各章節會不定時更新。 今年4月HIR更新了第22章《2D、3D封裝架構之互連技術》,此一章節有兩個主要目標:(1) 定義和擴展封裝架構的標準化術語,涵蓋並明確劃分 2D 和 3D1...

清大動機系團隊成功開發「雷射低碳製造技術」:製程縮時、碳排大降!

0
為協助我國製造業強化製程優化能力,提升製造業生產產品之加工效率,國科會積極推動智慧製造創新技術研發。在國科會長期支持下,國立清華大學動力機械工程學系李明蒼教授團隊針對光電半導體產品開發出「雷射低碳製造技術」,可大幅縮短製程工序時間及材料成本,同時具備靈活的製程與設備整合彈性。

台積電1.6nm:棄High NA曝光,力圖穩中求勝

0
台積電在2024年的北美技術研討會上發表了最新的A16製程技術,預計將於2026年下半年量產。A16製程採用了先進的背面電源佈線(Backside Power Delivery)技術,也就是他們所謂的超級電源軌(Super Power Rail),希望藉此提升晶片的性能表現,同時降低功耗。台積電表示,這是為了更靈活地滿足客戶對於先進製程的需求,特別是在人工智慧(AI)快速發展的現在。 台積電A16製程節點是其首個整合納米片電晶體(nanosheet)以及背面供電技術Super Power Rail的節點,特別適合高性能計算(HPC)及人工智慧(AI)應用,可以認為是台積電N2P製程的...

英特爾與聯電展開製程合作,但成熟製程過剩格局恐不利於發展

0
近年來,隨著全球半導體產業快速發展,各大晶圓代工廠紛紛積極布局,希望在這塊版圖上取得更多的份額。英特爾正致力於轉型發展代工業務,而聯電長期以來專注於成熟製程,都渴望能在先進製程上有所突破。雙方日前宣布,將在12奈米FinFET製程技術上展開合作,希望能發揮各自優勢,擴大產能與市場佔有率。 英特爾希望透過提供代工服務,在全球半導體供應鏈中擴大其角色與影響力。然而,英特爾目前在晶圓代工領域的發展方向仍以先進製程技術為主,像是10奈米以下的製程節點。 相較之下,聯電多年來專注於提供穩定可靠的成熟製程代工服務,例如28奈米、22奈米等技術節點。聯電一直有意願跨足更先進的FinFET製程...

鍺的環保回收及先進半導體製程應用

0
鍺是一種半導體材質,電性質介於一般金屬和絕緣體之間,可用於製造電晶體和各種電子裝置,因此鍺的特性可應用於半導體、核物理探測、光纖通訊、紅外光學、軍用夜視鏡、太陽能電池、化學催化劑、生物醫學等終端應用。鍺也是重要的半導體材料,目前已經被用在半導體先進製程環繞式閘極(Gate all around: GAA)的製作中,以矽鍺磊晶的方式製成環繞式閘極電晶體。本文關注鍺在這方面相關應用及其環保回收綠色技術的國際間重要專利,啟發國內業者面對出口管制的因應措施,除了友岸外交、建立結盟網絡之外,強化綠色循環回收技藝不失為一個解決之道,同時從3奈米邁向2奈米先進半導體製造技術中,鍺在其中亦扮演關鍵角色。 ...